본문 바로가기
[집적회로] fan-in, CMOS에서 발생하는 문제점 CMOS 회로의 사양은 대표적으로 fan-in 과 fan-out 을 들어 말할 수 있다. 각각의 정의는 다음과 같다. fan out: 게이트 출력 단에 한번에 접속시켜 구동 가능한 최대 입력 수 fan in: 게이트 입력 단에 한번에 접속시켜 입력 가능한 최대 입력 수 [by 정보통신기술용어해설] CMOS 에서는 몇개를 달던 동작은 한다. 하지만, 많이 접속시킬수록 Capacitor의 수는 많아질 것이고, 시상수가 커짐에 따라 Propagation Delay 가 커질 것이다. 우선 게이트가 병렬로 접속된 상태부터 살펴보면, Propagation delay는 게이트의 개수에 비례하여 커진다는 것을 확인할 수 있다. 하지만 문제는,, 직렬접속에서 발생한다 게이트마다 드레인단에 달려있는 기생cap 들이 순차적.. 2022. 6. 16.
[집적회로] CMOS Equivalent Size Determination (NAND, NOR) 중간고사 이전에 배웠던 CMOS 기본적인 것들에 대해 적어두려고 했으나 게으름뱅이라 결국 중간 끝나고 놀기만 했다. 늦었지만.. 일단 뒷부분 중요한 부분 먼저 적어두고 방학때 앞부분 복습할 겸 다시 써보도록 하겠다. 복잡한 CMOS 회로를 간단하게 등가적인 inverter size로 바꾸어서 성능을 판단할 수 있다. 우선, 저항은 W/L에 반비례한다. 따라서, 각각의 W/L의 역수를 취해서 등가저항을 계산한뒤 다시 역수를 취하는 번거로운 과정(?) 을 반복하고 나면 Equivalent W/L을 얻을 수 있다. 여기서 주의할 점은, Parallel 에서는 계산 상으로는 (W/L)eq 가 3이 나왔지만 실제 스펙으로 사용할때는 둘 중 더 안좋은 값을 써야 한다는 것이다. (가장 안좋은 성능을 spec으로 내.. 2022. 6. 16.